VHDL ile yazılmış kütüphaneler

pyxhdl

VHDL ve Verilog için Python Ön Uç.
  • 7
  • GNU General Public License v3.0

SoC

Vincent Claes tarafından Gömülü FPGA kursu için Github Repo.
  • 7

rggen-sample

  • 7
  • MIT

REX_Classic

TRS-80 Model 100, 102, 200 için REX.
  • 7

fiate

Arıza Enjeksiyon Otomatik Test Ekipmanı.
  • 6
  • Apache License 2.0

upduino-projects

Upduino v2.0 ve v3.0 için üzerinde çalıştığım çeşitli VHDL projeleri.
  • 6
  • GNU General Public License v3.0 only

BYU_PYNQ_PR_Video_Pipeline_Hardware

BYU Pynq Halkla İlişkiler Video Boru Hattı Donanımı.
  • 6

cyc1000-rsu

CYC1000 FPGA Uzak Sistem Yükseltme projesi.
  • 6
  • MIT

WARP_Core

Wilson AXI RISCV İşlemci Çekirdeği.
  • 6

hVHDL_fpga_interconnect

FPGA modüllerindeki verilere erişmek için VHDL'de yazılmış birbirine bağlı veri yolu.
  • 5
  • MIT

video_processing

FPGA'da gerçek zamanlı video işleme.
  • 4

hVHDL_gigabit_ethernet

RGMII arabirimi, minimum ethernet, ip ve udp başlık ayrıştırıcıları ile sentezlenebilir minimum gigabit ethernet için VHDL kitaplığı..
  • 4
  • MIT

minitel2.0

Domotik uygulamalar için eski bir minitelden modern bir bilgi işlem birimi oluşturmak.
  • 4
  • GNU General Public License v3.0 only

vc_axi

  • 3

TectOH

Tektonik Açık Donanım Korumalı Alanı.
  • 2
  • GNU Lesser General Public License v3.0 only

Xilinx-DPUV3.0-Vivado-Proj

Xilinx Vivado Design Suite'te (Zynq-7000 PS) kullanılarak Uygulama İşleme Birimi (APU) ile Derin Öğrenme İşlem Birimi (DPU IP) entegrasyonu.
  • 2

es4

Tufts ES4 Dijital Elektroniğe Giriş Kodu.
  • 2
  • MIT

Arcade-MCR3_MiSTer

Arcade: Midway MCR3 tabanlı oyunlar.
  • 2

Smallpond

CSE 490'da oluşturulan yepyeni RISC mimarisi.
  • 2
  • MIT

BBC_DemiSTify

DemiSTify'ed BBC mikro.
  • 0

sin_lut

Basit, parametreleştirilmiş sinüs arama tablosu.
  • 0

VHDL_real_time_simulation

Para dönüştürücülerin sentezlenebilir modellerini içeren bir blog gönderisi için basit bir proje.
  • 0
  • MIT

TDP-11

  • 0

MultiCPU_Microprocessor

Bu, CS-401 Bilgisayar Mimarisi için son projeydi. Mikroişlemci, Xilinx Vivado'da VHDL kullanılarak oluşturuldu. Grubum, birçok basit hesaplamayı aynı anda yapabilen bir GPU'ya benzer bir şey oluşturmaya karar verdi.
  • 0

EdgeDetectionAccelerator

FPGA tabanlı Görüntü Kenar Algılama Hızlandırıcı.
  • 0
  • MIT

MaquinaDeVendas

Proje, Paraná Federal Tecnológica Universidade Digital Circuítos disiplininde kısmi bir disiplin notu almak için sunuldu, Apucarana kampüsü..
  • 0